魏经纬
个人简介
CMOS图像传感器是实现数字图像信息采集的核心元件,广泛应用于各类信息系统之中。由于应用场景不断拓宽,加之人们对成像质量的要求不断提高,高分辨率成为了CMOS图像传感器研究制造的重要趋势之一。随着分辨率的提升,像素尺寸不断缩小,系统内电路规模增大同时工作速度越来越快,CMOS图像传感器在噪声、动态范围、功耗等多个方面会面临新的问题与挑战。本文针对高分辨率CMOS图像传感器的问题,从噪声、动态范围与功耗三个角度,研究适宜于高分辨率CMOS图像传感器的读出电路关键技术,重点关注基于列并行单斜坡式ADC (single-slope ADC, SS-ADC) 读出电路架构下的系统及电路结构和设计方法。本文主要工作如下:概述了CMOS图像传感器的基本原理,系统介绍各项指标,对相关研究工作进行了总结。在对CMOS图像传感器读出电路噪声分析的基础上,提出了两种低噪声设计方法,包括SS-ADC的起始点预放大方法和像素阵列电容方法。分析了在考虑光子散粒噪声影响下调整SS-ADC量化步长的原则与方法,提出了一种基于开关电容的增益自适应结构,给出了两种具体的电路实现结构,对增益自适应方法的非线性问题给出了分析和校准方法。对列并行读出电路的关键模块进行了低功耗设计,提出了一种开关电容控制的低功耗动态偏置比较器和一种低翻转次数的双向双边沿计数器。基于TSMC 180nm工艺实现了一款低功耗的列并行增益自适应SS-ADC,列平均功耗仅为63.2\(\mu W\),经过校准后取得了13bit的动态范围。基于提出的列并行读出电路结构,采用SEC 90nm 1P3M CIS BSI工艺实现了一款500万像素的CMOS图像传感器系统芯片,像素尺寸仅为1.12\(\mu m\),列ADC面积为2.24\(\times\)365\(\mu m^2\),系统总功耗为135.8mW,随机噪声为1.2\(e^-\),动态范围为71.5dB,\(FoM_1\)值为1.08\(e^-\cdot nJ/pixel\),\(FoM_2\)值为0.29\(e^-\cdot pJ/step\)。测试结果显示,该CMOS图像传感器在分辨率及能效方面具有较好的性能,证明了本论文所研究内容的正确性和有效性。