专利名称:一种部分积求和阵列设计方法及相关组件
专利国别:中国
专利号:202410312973-2
法律状态:实审
发明人:李福乐,池保勇,沈凌霄,周科吉,袁胜丽,张跃
申请人:清华大学,成都玖锦科技有限公司
地址:100084 北京市海淀区双清路30号清华大学清华园北京100084-82信箱
申请日期:2024-03-19
授权日期:
摘要:
本发明提供一种部分积求和阵列设计方法及相关组件,该方法包括:将部分积求和阵列划分为若干个子阵列,并确定每个子阵列的翻转活动性;子阵列的翻转活动性包括阵列输入端的活动值和阵列输出端的活动值;基于子阵列的翻转活动性,根据预设子阵列排布算法确定所有子阵列中阵列输入端、加法器的排布方式,以使第一阵列的计算路径长度短于第二阵列的计算路径长度;计算路径长度为阵列输入端经加法器到阵列输出端的路径长度;第一阵列的翻转活动性高于第二阵列的翻转活动性。本发明充分利用子阵列的翻转活动性,减少部分积求和阵列动态能耗,以此来保证神经网络的高速运转以适应现代社会中更复杂多元化的需求。