专利名称:全加器、芯片及计算装置
专利国别:中国
专利号:202310539075.6
法律状态:实审
发明人:谢翔,邓成将,王自强,黄焘
申请人:清华大学
地址:100084 北京市海淀区100084信箱82分箱清华大学专利办公室
申请日期:2023-05-12
授权日期:
摘要:
本发明涉及集成电路领域,提供一种全加器、芯片及计算装置,其中全加器包括:反相器,用于对第一加数端输入的第一加数信号生成反相信号并提供给第一节点;异或电路用于基于反相信号,对第一加数信号和第二加数端输入的第二加数信号进行异或计算得到进位传播信号并提供给第二节点;同或电路用于在第一加数信号为高电平且第二加数信号为低电平的情况下,若进位输入信号为低电平,在同或信号和进位输入信号的控制下利用电源信号将和位输出信号上拉,若进位输入信号为高电平,将同或信号作为和位输出信号。可以避免在第一加数信号为高电平且第二加数信号为低电平时,因第二节点处的上拉延迟导致的和位输出信号的输出性能降低的问题,提升全加器性能。