专利名称:一种基于混合全加器的部分积求和模块设计方法及系统
专利国别:中国
专利号:202211462443.3
法律状态:实审
发明人:谢翔,黄焘,闰闰,李国林,胡毅,尹立
申请人:清华大学
地址:100084 北京市海淀区100084信箱82分箱清华大学专利办公室
申请日期:2022-11-21
授权日期:
摘要:
本发明提供一种基于混合全加器的部分积求和模块设计方法及系统,包括:获取全加器的输入数据,计算部分积求和阵列的翻转率;根据所述部分积求和阵列翻转率的数值,将翻转率低的节点设置为低毛刺全加器;根据所述部分积求和阵列翻转率的数值,将翻转率高的节点设置为低能耗全加器;通过所述低毛刺全加器和低功耗全加器进行部分积求和。本发明解决了现有乘法器中部分积求和模块能耗大、毛刺多的问题。